【vrp作品源码】【源码授权使用合同】【vim查看linux源码】fsbl源码分析

来源:达梦商城源码

1.如何在Zynq-7000上烧写PL Image
2.如何利用Zynq-7000的PL和PS进行交互

fsbl源码分析

源码vrp作品源码

如何在Zynq-7000上烧写PL Image

源码vrp作品源码

       åœ¨Zynq-上编程PL大致有3种方法:

源码vrp作品源码

       1. 用FSBL,将bitstream集成到boot.bin中

源码vrp作品源码

       2. 用U-BOOT命令

源码vrp作品源码

       3. 在Linux下用xdevcfg驱动。

源码vrp作品源码

       æ­¥éª¤ï¼š

源码vrp作品源码

       1. 去掉bitstream的文件头

源码vrp作品源码

       ç”¨FSBL烧写PL Images没有什么好说的,用Xilinx SDK的Create Boot Image工具即可完成,不再赘述。用后两种方法需要把bitstream文件的文件头用bootgen工具去掉。

源码vrp作品源码

       ä¸€ä¸ªå…¸åž‹çš„bif文件如下所示:

源码vrp作品源码

       the_ROM_image:

源码vrp作品源码

       {

源码vrp作品源码

       [bootloader]<fsbl_name>.elf

源码vrp作品源码

       <pl_bitstream_name>.bit

源码vrp作品源码

       <u-boot_name>.elf

源码vrp作品源码

       }

源码vrp作品源码

       bif文件可以用文本编辑器写,也可以用Xilinx SDK的Create Boot Image工具生成。然后在命令行下用以下命令即可去掉bitstream文件的文件头。

源码vrp作品源码

       bootgen -image <bootimage>.bif -split bin -o i BOOT.BIN

源码vrp作品源码

       "-split”参数可以生成以下文件:

源码vrp作品源码

       <pl_bitstream_name>.bit.bin

源码vrp作品源码

       2. 在U-BOOT下烧写PL Image

源码vrp作品源码

       å‘½ä»¤â€fpga load”和”fpga loadb”都可以。区别是前一个命令接受去掉了文件头的bitstream文件,后一个命令接受含有文件头的bitstream文件。

源码vrp作品源码

       åœ¨OSL .2上,缺省编译就可以完整支持写入PL Image的功能。但是在Petalinux .下,尽管可以在U-BOOT下看到命令”fpga”,还需要在文件

源码vrp作品源码

       <PROJ>/subsystems/linux/configs/u-boot/platform-top.h 中增加以下内容后重新编译才可以支持具体的功能。

源码vrp作品源码

       /* Enable the PL to be downloaded */

源码vrp作品源码

       #define CONFIG_FPGA

源码vrp作品源码

       #define CONFIG_FPGA_XILINX

源码vrp作品源码

       #define CONFIG_FPGA_ZYNQPL

源码vrp作品源码

       #define CONFIG_CMD_FPGA

源码vrp作品源码

       #define CONFIG_FPGA_LOADFS

源码vrp作品源码

       åœ¨OSL .2 U-BOOT中,具体的功能是在zynqpl.c的zynq_load()中实现的。

源码vrp作品源码

       3. 在Linux下烧写PL Image

源码vrp作品源码

       OSL Linux .2.中已经含有xdevcfg驱动了(之前就有,不过本文是在这个版本上验证的),直接用以下命令就可以完成PL Image写入。

源码vrp作品源码

       cat <path_to_storage_media>/<pl_bitstream_name>.bit.bin > /dev/xdevcfg

源码vrp作品源码

       Linux驱动的源代码在xilinx_devcfg.c中。因为驱动的编号是通过alloc_chrdev_region()动态分配的,所以不需要手工用mknod命令手动建立设备节点。

源码vrp作品源码

       åœ¨Linux驱动中,每次往DevCfg中写入字节,直到全部写完。

源码vrp作品源码

       4. 在用户程序中烧写PL Image

源码vrp作品源码

       ç›®å‰æ²¡æœ‰çŽ°æˆçš„源码来完成这个功能,不过可以用mmap()把DevCfg的寄存器映射到用户程序的虚地址中,然后参考一些现成的软件代码来完成这个功能:

源码vrp作品源码

        * FSBL中的pcap.c

源码vrp作品源码

        * U-BOOT中的zynqpl.c

源码vrp作品源码

        * Linux中的xilinx_devcfg.c

源码vrp作品源码

        * Xilinx SDK中的例子。例子位于以下位置,随SDK的版本会有变化。

源码vrp作品源码

        C:\Xilinx\SDK\.1\data\embeddedsw\XilinxProcessorIPLib\drivers\devcfg_v3_0\examples\index.html

源码vrp作品源码

       å°ç»“:

源码vrp作品源码

       DevCfg外设内部有自己的DMA,只需要简单的配置PL Image的基地址和长度到DevCfg寄存器,就可以完成Zynq- PL Image的加载。Xilinx已经提供了灵活的解决方案,如果开发者要把这个功能集成在自己的应用程序中,也有很多的代码可以参考,并不是很困难的任务。

源码vrp作品源码

如何利用Zynq-的PL和PS进行交互

源码vrp作品源码

       åœ¨Zynq-上编程PL大致有3种方法:

源码vrp作品源码

       1. 用FSBL,将bitstream集成到boot.bin中

源码vrp作品源码

       2. 用U-BOOT命令

源码vrp作品源码

       3. 在Linux下用xdevcfg驱动。

源码vrp作品源码

       æ­¥éª¤ï¼š

源码vrp作品源码

       1. 去掉bitstream的文件头

源码vrp作品源码

       ç”¨FSBL烧写PL Images没有什么好说的,用Xilinx SDK的Create Boot Image工具即可完成,不再赘述。用后两种方法需要把bitstream文件的文件头用bootgen工具去掉。

源码vrp作品源码

       ä¸€ä¸ªå…¸åž‹çš„bif文件如下所示:

源码vrp作品源码

       the_ROM_image:

源码vrp作品源码

       {

源码vrp作品源码

       [bootloader]<fsbl_name>.elf

源码vrp作品源码

       <pl_bitstream_name>.bit

源码vrp作品源码

       <u-boot_name>.elf

源码vrp作品源码

       }

源码vrp作品源码

       bif文件可以用文本编辑器写,也可以用Xilinx SDK的Create Boot Image工具生成。然后在命令行下用以下命令即可去掉bitstream文件的文件头。

源码vrp作品源码

       bootgen -image <bootimage>.bif -split bin -o i BOOT.BIN

源码vrp作品源码

       "-split”参数可以生成以下文件:

源码vrp作品源码

       <pl_bitstream_name>.bit.bin

源码vrp作品源码

       2. 在U-BOOT下烧写PL Image

源码vrp作品源码

       å‘½ä»¤â€fpga load”和”fpga loadb”都可以。区别是前一个命令接受去掉了文件头的bitstream文件,后一个命令接受含有文件头的bitstream文件。

源码vrp作品源码

       åœ¨OSL .2上,缺省编译就可以完整支持写入PL Image的功能。但是在Petalinux .下,尽管可以在U-BOOT下看到命令”fpga”,还需要在文件

源码vrp作品源码

       <PROJ>/subsystems/linux/configs/u-boot/platform-top.h 中增加以下内容后重新编译才可以支持具体的功能。

源码vrp作品源码

       /* Enable the PL to be downloaded */

源码vrp作品源码

       #define CONFIG_FPGA

源码vrp作品源码

       #define CONFIG_FPGA_XILINX

源码vrp作品源码

       #define CONFIG_FPGA_ZYNQPL

源码vrp作品源码

       #define CONFIG_CMD_FPGA

源码vrp作品源码

       #define CONFIG_FPGA_LOADFS

源码vrp作品源码

       åœ¨OSL .2 U-BOOT中,具体的功能是在zynqpl.c的zynq_load()中实现的。

源码vrp作品源码

       3. 在Linux下烧写PL Image

源码vrp作品源码

       OSL Linux .2.中已经含有xdevcfg驱动了(之前就有,不过本文是在这个版本上验证的),直接用以下命令就可以完成PL Image写入。

源码vrp作品源码

       cat <path_to_storage_media>/<pl_bitstream_name>.bit.bin > /dev/xdevcfg

源码vrp作品源码

       Linux驱动的源代码在xilinx_devcfg.c中。因为驱动的编号是通过alloc_chrdev_region()动态分配的,所以不需要手工用mknod命令手动建立设备节点。

源码vrp作品源码

       åœ¨Linux驱动中,每次往DevCfg中写入字节,直到全部写完。

源码vrp作品源码

       4. 在用户程序中烧写PL Image

源码vrp作品源码

       ç›®å‰æ²¡æœ‰çŽ°æˆçš„源码来完成这个功能,不过可以用mmap()把DevCfg的寄存器映射到用户程序的虚地址中,然后参考一些现成的软件代码来完成这个功能:

源码vrp作品源码

        * FSBL中的pcap.c

源码vrp作品源码

        * U-BOOT中的zynqpl.c

源码vrp作品源码

        * Linux中的xilinx_devcfg.c

源码vrp作品源码

        * Xilinx SDK中的例子。例子位于以下位置,随SDK的版本会有变化。

源码vrp作品源码

        C:\Xilinx\SDK\.1\data\embeddedsw\XilinxProcessorIPLib\drivers\devcfg_v3_0\examples\index.html

源码vrp作品源码

       å°ç»“:

源码vrp作品源码

       DevCfg外设内部有自己的DMA,只需要简单的配置PL Image的基地址和长度到DevCfg寄存器,就可以完成Zynq- PL Image的加载。Xilinx已经提供了灵活的解决方案,如果开发者要把这个功能集成在自己的应用程序中,也有很多的代码可以参考,并不是很困难的任务。

源码vrp作品源码

文章所属分类:娱乐频道,点击进入>>